Accueil Actualité Microchip présente la couche physique Ethernet 1.6T la plus compacte du...

Microchip présente la couche physique Ethernet 1.6 T la plus compacte du marché avec une connectivité allant jusqu'à 800 GbE pour les centres de données cloud, la 5G et l'intelligence artificielle

ethernet

META-DX2L permet aux routeurs, commutateurs et cartes de ligne de doubler leur bande passante en adoptant les vitesses de l'interface 112G PAM4

Les routeurs, les commutateurs et les cartes de ligne nécessitent une bande passante plus élevée, une densité de ports plus élevée et une connectivité jusqu'à 5 Gigabit Ethernet (GbE) pour gérer l'augmentation du trafic dans les centres de données causée par la 112G, les services cloud et les applications de l'intelligence artificielle (IA) et apprentissage automatique. Pour fournir cette bande passante accrue, ces conceptions doivent surmonter les défis d'intégrité du signal de la transition de l'industrie vers 4G (gigabits par seconde) de la connectivité PAM1.6 SerDes (Serializer/Deserializer) exigée par les connexions optiques, les fonds de panier du système et les processeurs des packages de nouvelle génération . Ces défis peuvent désormais être surmontés avec le PHY le plus compact de 6200 T (térabits par seconde) de Microchip Technology Inc. (Nasdaq : MCHP), le PM2 META-DX56L, qui réduit la puissance par port de trente-cinq pour cent s'il est associé à son 4G Précurseur de PAM1, appelé META-DXXNUMX, la première couche de pression physique du marché de l'ordre des térabits.

"L'industrie adopte un écosystème 112G PAM4 pour la commutation haute densité, le traitement en masse et les connexions optiques", a déclaré Bob Wheeler, analyste réseau en chef chez The Linley Group. « La solution META-DX2L de Microchip est optimisée pour répondre à ces exigences en connectant des cartes de ligne à des éléments de commutation et des équipements optiques à plusieurs vitesses pour une connectivité XNUMXGbE, XNUMXGbE et XNUMXGbE.

Avec sa bande passante de 1.6T, sa haute densité et sa petite taille, sa technologie 112G PAM4 SerDes et sa capacité à atteindre des vitesses Ethernet de 1 à 2GbE, le META-DX2L Ethernet PHY est un appareil avec une plage de température industrielle offrant une connectivité polyvalente pour réutilisez l'avantage de la conception dans des applications allant d'un resynchronisateur, multiplexeur/démultiplexeur ou démultiplexeur/multiplexeur inverse à un multiplexeur 1:4. Les fonctions d'interconnexion et de multiplexage/démultiplexage sont hautement configurables, tirant pleinement parti de la bande passante d'E/S du dispositif de commutation pour gérer les connexions flexibles requises sur les cartes capables de fonctionner à plusieurs vitesses et compatibles avec une grande variété de connexions optiques. Le PAM5 SerDes basse consommation du PHY vous permet d'offrir une vitesse d'interface de nouvelle génération pour les centres de données cloud, les clusters informatiques d'IA et d'apprentissage automatique, la XNUMXG, ainsi que l'infrastructure aux fournisseurs de services de télécommunications, qu'il s'agisse de câbles en cuivre à connexion directe (DAC) longue distance comme des fonds de panier ou des connexions à des périphériques optiques.

"Pour la génération 56G, nous avons introduit le premier térabit PHY sur le marché, META-DX1, qui a été suivi d'une solution 112G tout aussi transformatrice qui offre les capacités dont les développeurs de systèmes ont besoin pour résoudre les nouveaux défis imposés par les centres de données dans le cloud. , les réseaux 5G, l'IA et l'apprentissage automatique », a déclaré Babak Samimi, vice-président de l'unité commerciale des communications de Microchip. "Avec sa capacité à atteindre jusqu'à 1.6 T de bande passante dans une architecture basse consommation avec l'encombrement le plus réduit possible, le META-DX2L PHY double la bande passante des solutions précédentes sur le marché et établit un nouveau niveau d'efficacité."

Le META-DX2L est livré dans le plus petit boîtier de XNUMX x XNUMX mm du marché, ce qui permet d'économiser l'espace nécessaire pour atteindre les densités de cartes de ligne requises par les hyperscalers et les constructeurs de systèmes. Voici quelques caractéristiques clés du produit :

• PHY GbE avec 2x 4 GbE, 16x 100 GbE et 50x 25/10/1/XNUMX/XNUMX
• Prend en charge les débits de données Ethernet, OTN et Fibre Channel
• Prend en charge les débits de données propriétaires pour l'IA et l'apprentissage automatique
• Multiplexeur 2:1 intégré permettant des architectures haute disponibilité/haute disponibilité.
protection
• Interconnexion hautement configurable pour des services multi-vitesses sur n'importe quel port
• Latence continue laissant IEEE XNUMX Classe C/D PTP à n'importe quel niveau du système
• Terminaison FEC, surveillance et conversion entre plusieurs débits d'interface
• 112G PAM4 SerDes de trente-deux LR (longue portée) programmables pour optimiser la consommation par rapport aux performances
• Compatible avec les câbles DAC, y compris la négociation automatique et la formation de liaison
• Plage de température industrielle pour les applications extérieures
• Kit de développement logiciel (SDK) complet avec mise à niveau facile, capacités de démarrage à chaud et prise en charge du SDK META-DX1 éprouvé

Microchip propose une gamme complète de produits de conception propriétaires, de conceptions de référence et de cartes d'évaluation permettant aux clients de créer des systèmes basés sur des dispositifs META-DX2L. En plus de sa technologie Ethernet PHY, Microchip fournit également une solution système complète aux fournisseurs de systèmes comprenant des FPGA PolarFire®, la PLL haute performance ZL30632, des oscillateurs, des régulateurs de tension et d'autres composants précédemment ratifiés en tant que système avec META-DX2L pour accélérer la production de dessins.

La disponibilité des produits

Des échantillons des premiers appareils META-DX2L sont attendus au quatrième trimestre 6200. Pour plus d'informations, visitez le site Web PM2 META-DXXNUMXL ou contactez un représentant commercial Microchip.